Dom > Vijesti > Sadržaj

BT81X (815/6) Napredno upravljanje energijom EVE Graphics Engine

May 09, 2019

4 .9.1 Napajanje

BT815 / 6 može raditi s jednim napajanjem od 3,3 V koje se primjenjuje na VCC i VCCIO pinove. Za rad
s hostom MPU / MCU pri nižoj opskrbi, spojite VCCIO1 na MPU IO opskrbu kako bi odgovarao sučelju
napon. Za rad s LCD / touch panelima pri nižim naponima, spojite VCCIO2 na LCD / dodirni IO
Opskrba.

image

4.9.2 Unutarnji regulator i POR

Unutarnji regulator osigurava napajanje jezgrenog kruga. Preporučuje se otpornik od 47 k pull da se povuče
PD_N pin do VCCIO1, zajedno s kondenzatorom od 100nF do zemlje kako bi se odgodilo unutarnje
regulator nakon uključivanja VCC i VCCIO stabilan.
Unutarnji regulator zahtijeva stabilan kompenzacijski kondenzator. Tipičan dizajn zahtijeva 4.7uF
kondenzator između pinova VOUT1V2 i GND. Na VOUT1V2 pin nemojte priključivati nikakvo drugo opterećenje.
Unutarnji regulator generira impuls Power-On-Reset (POR) kada se izlazni napon podigne iznad
POR prag. POR će resetirati sve jezgre digitalnih krugova.
PD_N pin je moguće koristiti kao ulaz asinkronog hardvera. Vozite PD_N najmanje
5ms i onda ga voziti visoke će resetirati BT815 / 6 čip.


image

Slika 4-12 Unutarnji regulator

4.9.3 Načini rada
Kada se primijeni napajanje VCCIO i VCC, interni regulator napaja VCC. Interni POR
Puls će se generirati tijekom napajanja regulatora sve dok ne bude stabilan. Nakon početnog uključivanja,
BT815 / 6 će ostati u stanju mirovanja. Po potrebi, domaćin može podesiti BT815 / 6 na ACTIVE stanje
obavljanjem SPI ACTIVE naredbe. Grafički motor, audio motor i dodirni motor su samo
funkcionalno u ACTIVE stanju. Da biste uštedjeli energiju, domaćin može poslati naredbu da stavi BT815 / 6 u bilo koji
načina rada male snage: STANDBY, SLEEP i POWERDOWN. Osim toga, domaćinu je dopušteno staviti
BT815 / 6 u POWERDOWN modu tako da PD_N pin potisnete na nisku razinu, bez obzira na trenutno stanje.
Pogledajte prijelaze stanja napajanja na slici 4-13.

image

4.9.3.1 AKTIVNO stanje

U ACTIVE stanju, BT815 / 6 je u normalnom radu. Satni oscilator i PLL funkcioniraju.

omogućen je sustavski sat primijenjen na motore jezgre BT815 / 6.

4.9.3.2 Stanje mirovanja

U stanju STANDBY, oscilator takta i PLL ostaju raditi; sistemski sat primijenjen na

Motori s jezgrom BT815 / 6 su onemogućeni. Svi sadržaji registra se zadržavaju.

4.9.3.3 Stanje mirovanja

U stanju SLEEP, satni oscilator, PLL i sistemski sat primijenjeni na BT815 / 6 jezgrene motore

onemogućeno. Svi sadržaji registra se zadržavaju.

4.9.3.4 Stanje POWERDOWN

U POWERDOWN stanju, satni oscilator, PLL i sistemski sat primijenjeni na BT815 / 6 jezgru je

onemogućeno. Jezgreni motori su isključeni, a SPI sučelje za naredbe domaćina ostaje

funkcionalna. Svi sadržaji registra se gube i vraćaju na zadane vrijednosti kada se čip uključi.

unutarnji regulator ostaje uključen.

4.9.3.5 Probudite se s ACTIVE iz drugih stanja napajanja

Kada je u stanju POWER DOWN, ako uređaj uđe u ovo stanje putem SPI naredbe, tada samo SPI

Naredba ACTIVE će vratiti uređaj u stanje AKTIVNO, uz uvjet da je PD_N pin također visok.

Međutim, ako se umjesto toga koristi PD_N, tada će se probuditi PD_N visoko praćeno naredbom SPI ACTIVE

uređaja. Nakon izlaska iz tog stanja uređaj će izvršiti globalno resetiranje i proći će kroz

istim slijedom uključivanja. Sve postavke iz SPI naredbi bit će resetirane osim onih koje se odnose na pin

stanja tijekom nestanka struje. Slijed aktiviranja sata naveden u odjeljku 4.2.3 mora se izvršiti na

pravilno odabrati i omogućiti sat sustava.


Iz stanja SLEEP, host MPU šalje SPI ACTIVE naredbu za buđenje BT815 / 6 u
AKTIVNO stanje. Domaćin mora čekati najmanje 20ms prije pristupa bilo kojem registru ili naredbi. Ovaj
je jamčiti sat oscilator i PLL su i stabilan.
Iz stanja STANDBY, host MPU šalje SPI ACTIVE naredbu za buđenje BT815 / 6 u
AKTIVNO stanje. Domaćin može odmah pristupiti bilo kojem registru ili naredbi.